Полезные схемы для радиолюбителей



Тринисторные регуляторы мощности - часть 3


Эти помехи возникают в моменты скачкообразного включения тринистора. Коммутационные помехи не только распространяются через сеть, вызывая неустойчивую работу различных приборов (электронных часов, вычислительных машин и пр.), но и мешают нормальной работе некоторых устройств, гальванически не связанных с сетью (так, в радиоприемнике, находящемся недалеко от тринисторных регуляторов, слышен треск помех). Поэтому уменьшение коммутационных помех в тринисторных регуляторах мощности является важной задачей.:

Наиболее доступным способом снижения помех является такой способ регулирования, при котором переключение тринистора происходит в моменты перехода сетевого напряжения через нуль. При этом мощность в нагрузке можно регулировать числом полных полупериодов, в течение которых через нагрузку протекает ток. Недостатком такого способа регулирования по сравнению с традиционными являются большие колебания мгновенных значений мощности в нагрузке в течение периода регулирования, который значительно больше периода синусоидального напряжения и может достигать нескольких секунд. Однако для таких инерционных потребителей энергии, как электрическая печь, утюг, электроплитка, мощный электромотор, этот недостаток не является определяющим.

На рис. 69 представлена схема регулятора.

Работой тринисторного ключа VS1, подающего питание к нагрузке, управляет счетчик К155ИЕ8 (DD2), представляющий собой делитель частоты с переменным коэффициентом деления. Подачей сигналов 1 или 0 на входы VI, V2, V4, V8, VI 6 и V32 счетчика формируют соответствующую импульсную последовательность на выходе S1. Полный период работы счетчика состоит из 64

4-62.jpg

импульсов. Если, например, на эти входы подать уровни 1, 0, 0, 1, 1, 0, для чего надо разомкнуть соответственно контакты выключателей SA6, SA3, SA2, то на выходе S1 счетчика сформируется 25 импульсов за цикл (1+8+16=25). Число импульсов определяет мощность, выделяемую в нагрузке регулятора. Требуемый режим работы счетчика обеспечен сигналами логического 0 на входах V0, R, C1 и С2.




Содержание  Назад  Вперед